東北大学電気通信研究所 要覧2024-2025
35/108

Staff羽生 貴弘教授玉越  晃研究員 超大規模半導体集積回路(Very Large Scale Integration; VLSI)システムは、超スマート社会(Society5.0)を支える電子機器の「頭脳」として機能する一方、その物理限界に達している。本研究室では、「新概念」のVLSIシステムアーキテクチャならびにその回路実現方式により、従来技術の限界を打破し、人間の頭脳をも凌駕する超高度情報処理を実現することを目的とする。具体的には、記憶機能を演算回路に分散化させて膨大なメモリバンド幅を実現するロジックインメモリVLSIアーキテクチャ、スピントロニクス素子などの新機能・多機能・不揮発デバイスを活用したデバイスモデルベース新概念VLSIアーキテクチャなどエッジAI向け高性能VLSIプロセッサの実現方法、PVTばらつきフリーVLSI回路/アーキテクチャ、動作環境適応型高信頼VLSI回路/アーキテクチャ、脳型計算に基づく最適化アルゴリズムとそのVLSI設計技術応用、製造プロセス微細化の恩恵を活かしつつ、かつ過酷条件下においても高信頼動作を達成するVLSIのための設計技術、確率的演算の一種であるストカスティック演算を活用した省エネルギーハードウェアアルゴリズムや、従来の計算技術では実現が困難な双方向計算を実現するインバーティブルロジックとその応用、に関する研究を行っている。夏井 雅典准教授米田 友洋研究員 鬼沢 直哉准教授Very Large-Scaled Integrated (VLSI) processors are key compo-nents as a “brain” for intelligent control in the future super smart society (society5.0). In this research division, we explore a path towards a new paradigm VLSI processor beyond brain utilizing novel device technologies and new-paradigm circuit architecture. In particular, we are focusing on “Logic-in-memory architecture” (where storage elements are distributed over a logic-circuit plane) together with functional and nonvolatile devices such as spintron-ics, PVT-variation-aware VLSI architecture, self-adaptive system for resilient VLSI, brain-inspired optimization algorithm and its appli-cation to VLSI design methodology, electronic design automation (EDA) algorithms for Nonvolatile logic-in-memory VLSI, energy-effi-cient hardware algorithms based on stochastic computing and de-veloing invertible-logic algorithm and hardware, which can realize bidirectional computing for solving several critical issues, such as machine learning.詳細は『ブレインウェア研究開発施設』参照For further details, please refer to the “Laboratory for Brainware Systems” section.33Takahiro HanyuProfessorAkira TamakoshiResearch FellowMasanori NatsuiAssociate ProfessorTomohiro YonedaResearch FellowResearch ActivitiesNaoya OnizawaAssociate Professor新概念VLSIシステム研究室New Paradigm VLSI System研究活動

元のページ  ../index.html#35

このブックを見る